Langsung ke konten utama

RANGKAIAN DIGITAL SHIFT REGISTER

 


RANGKAIAN DIGITAL SHIFT REGISTER.

Slides:



Advertisements
Presentasi serupa
Counter & Register Minggu 8.
Advertisements

Kompetensi : Instalasi video game
Bus 3-State Sistem bus dapat dibangun dari gerbang 3-keadaan
Rangkaian Logika Sekuensi
XVIII. RANGKAIAN REGISTER DAN COUNTER
Flip - Flop Oleh: Satriyo, ST, MKom.
COUNTER.
Counter Satriyo, ST, Mkom.
Pencacah.
MENJELASKAN PRINSIP REGISTER
Digital logic circuit Arum Tri Iswari Purwanti
Bab 9 REGISTER GESER Nama : Narsi Tamamilang NPM :
Teknik Kamera Elektronik Arie Nugraha, M.Si
PERTEMUAN 02 “Konsep dasar elektronika digital”
T RANSFER R EGISTER DAN M IKROOPERASI E. Haodudin Nurkifli Universitas Ahmad Dahlan.
SHIFT REGISTER Satriyo, MKom.
Ladder Diagram dan Blok Fungsional
REGISTER DAN COUNTER MATA KULIAH TEKNIK DIGITAL
PERTEMUAN 07 FLIP FLOP Teknik digital.
Shift Register Chapter 19
PORT I/O IMBUH
Pengenalan mikrokontroler
TEK 2524 Organisasi Komputer
“HALF ADDER DAN FULL ADDER”
Rangkaian Kombinasional COMPARATOR
PENCACAH (COUNTER) DAN REGISTER
8. katup (valve), fungsi dan simbolnya dalam sistem pneumatik
PERTEMUAN 12 PENCACAH.
ADC (ANALOG TO DIGITAL CONVERTER)
PERTEMUAN 11 REGISTER
UNIVERSITAS 17 AGUSTUS 1945 JAKARTA
RANGKAIAN DIGITAL SHIFT REGISTER.
REGISTER & COUNTER # SESSION 8 #.
BAGIAN – BAGIAN DAN FUNGSI PLAY STASION
Mata Kuliah Dasar Teknik Digital TKE 113
9. Rangkaian Logika Kombinasional dan Sekuensial
Sistem Digital Flip-Flop Sistem Digital. Hal 1.
Rangkaian logika Kombinasional
Counter / Pencacah.
Aplikasi Flip-Flop #10 Teknik Digital (IF) 2015.
PENCACAH (COUNTER).
ALU (2) Multiplication & Division a ) shifting register method b ) booth’s Representation b ) Parallel array Multiplication c ) parallel Array Divider.
TEK 2524 Organisasi Komputer
Transfer Register dan Mikrooperasi
SIRKUIT ARITMATIKA.
Register dan Shift Register
PERCOBAAN MENGGUNAKAN LPT DENGAN MODUL LED MATRIKS
Ladder Diagram dan Blok Fungsional
TEKNIK DIGITAL REGISTER.
OPERASI LOGIKA Mulyono.
Mata Kuliah Teknik Digital
Muhammad Nasir.
Elektronika industri Smk n 5 surakarta wahyuningsih
Fungsi-fungsi IC Digital: Kombinasi
Fungsi-fungsi IC Digital: Sekuensi
ANALISA RANGKAIAN LOGIKA
REGISTER PERTEMUAN 11 uart/reg8.html.
Shift Register Chapter 20
Modul ke: Fakultas Program Studi 13 Teknik Teknik Eleltro Teten Dian Hakim, ST. MT. Perancangan Sistem Digital Counter dan Register.
XVIII. RANGKAIAN REGISTER DAN COUNTER
Rangkaian Logika Sequensial
:: REGISTER & COUNTER :: TEORI, IMPLEMENTASI & APLIKASI
Ladder Diagram dan Blok Fungsional
RANGKAIAN DIGITAL SHIFT REGISTER.
RANGKAIAN DIGITAL ENCODER & Decoder.
Andang, Elektronika Komputer Digital
RANGKAIAN SEKUENSIAL.
Rangkaian Multiplekser, Dekoder, Register. Rangkaian Multiplekser Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu.
DIAGRAM WAKTU Cara anilisis respons output terhadap kombinasi input- inputnya pada periode waktu tertentu, Karena dalam rangkaian logika sering terjadi.
Rangkaian Sekuensial KILLER PRESENTATIONS Series Power Templates & Presentations Tools You Must See Before You Die © 2013 IDEASMAX, All Rights.
Transcript presentasi:

RANGKAIAN DIGITAL SHIFT REGISTER

Register Register adalah rangkaian logika yang digunakan untuk menyimpan data. Dengan kata lain, register adalah rangkaian yang tersusun dari satu atau beberapa flipflop yang digabungkan menjadi satu. Flipflop disebut juga sebagai register 1 bit. Jadi untuk menyimpan 4 bit data, register harus terdiri dari 4 buah flipflop.

REGISTER

4 MACAM SHIFT REGISTER PIPO PISO SISO SIPO

I. Parallel In Parallel Out (PIPO) Perhatikan gambar berikut : A, B, C, dan D adalah sinyal masukan. Saat clock (pemicu) diaktifkan (Logika 1), maka data yang ada akan dikeluarkan secara bersama-sama ke Q3, Q2, Q1, dan Q0. Saat clock kembali tidak dipicu (Logika 0), maka apapun masukannya, keluaran Q akan tetap.

II. Parallel In – Serial Out (PISO)

Gambar 6.1 menjelaskan sebagai berikut : Sebuah grup terdiri dari 4 buah D Flip-flop.Langkah pertama adalah membebani register di atas dengan 1-0-0-0. “Paralel Load” berarti membebani ke-empat flip-flop dalam waktu yang bersamaan. Pembebanan diberikan melalui input SD pada masing-masing flip-flop. Selanjutnya, clock pertama meyebabkan seluruh bit menggeser satu posisi ke kanan, karena input dari masing-masing flip-flop mendapatkan output dari flip-flop sebelumnya. Setiap penekanan clock menyebabkan penggeseran satu posisi ke kanan. Pada pulsa ke empat, seluruh bit sudah tergeser ke peralatan penerima data serial, sesuai dengan data awal yang diberikan. Koneksi antara ke-empat flip-flop di atas bisa berupa kabel transmisi serial (serial data, clock dan ground).

Rangkaian Digital PISO lainnya

2. Disimpan secara seri (Serial In) : Pada cara ini, data dimasukkan bit demi bit mulai dari flipflop yang paling ujung (dapat dari kiri atau dari kanan), dan digeser sampai semuanya terisi. Bila data digeser dari kanan kekiri disebut “Register geser kiri” (Shift Left Register), sebaliknya bila data digeser dari kiri kekanan disebut “Register geser kanan” (Shift Right Register). Seperti pada penyimpanan data, untuk mengeluarkan data juga dapat dilakukan dengan dua cara : 1. Dikeluarkan secara sejajar (Parallel Out) 2. Dikeluarkan secara seri (Serial Out)

III. Serial In Serial Out (SISO) Perhatikan Gambar berikut : Saat sinyal clock diberikan pertama kali, data dari Si masuk ke flipflop A, pada saat clock kedua, data dari flipflop A masuk ke flipflop B, demikian seterusnya, sampai keluar ke So. Jadi pada register SISO untuk membaca data pertama kali dibutuhkan jumlah clock yang sama banyak dengan jumlah flipflop yang ada pada register (dalam hal ini adalah empat).

IV. Serial In Parallel Out (SIPO)

SERIAL - IN PARALLEL - OUT Input Serial Pulsa Clock O U T P U T Q1 Q2 Q3 Q4 1 2 3 4 5 6

Komentar

Postingan populer dari blog ini

Pemograman R Studio

  Metode Numerik Menggunakan R Pengantar Gambaran Isi Buku Cara Berkontribusi dalam Buku Ini Ucapan Terima Kasih Lisensi 1  Bahasa Pemrograman R 1.1  Sejarah R 1.2  Fitur dan Karakteristik R 1.3  Kelebihan dan Kekurangan R 1.4  RStudio 1.5  Menginstall R dan RStudio 1.6  Working Directory 1.6.1  Mengubah Lokasi Working Directory 1.6.2  Mengubah Lokasi Working Directory Default 1.7  Memasang dan Mengaktifkan Paket R 1.8  Fasilitas Help 1.8.1  Mencari Help dari Suatu Perintah Tertentu 1.8.2  General Help 1.8.3  Fasilitas Help Lainnya 1.9  Referensi 2  Kalkulasi Menggunakan R 2.1  Operator Aritmatik 2.2  Fungsi Aritmetik 2.3  Operator Relasi 2.4  Operator Logika 2.5  Memasukkan Nilai Kedalam Variabel 2.6  Tipe dan Struktur Data 2.7  Vektor 2.7.1  Membuat vektor 2.7.2  Missing Values 2.7.3  Subset Pada Vektor 2.7.4  Operasi Matematis Menggunakan Vektor ...

MIGRASI DATABASE DARI SQLite KE MySQL (Part-1)

  MIGRASI DATABASE DARI SQLite KE MySQL (Part-1) Pemakaian yang mana lebih baik dalam membuat database_musik di mysql atau Exel yang cell Cell pada tabel dilakukan operasi fungsi logika matematika. Untuk keperluan membuat database atau tabel yang memerlukan operasi logika atau matematika, seperti yang Anda sebutkan, MySQL jauh lebih baik dibandingkan Excel. Berikut adalah beberapa alasan mengapa MySQL lebih disarankan: 1. **Kapasitas dan Skalabilitas**: MySQL dapat menangani jumlah data yang jauh lebih besar daripada Excel. Ini penting jika Anda berencana untuk menyimpan banyak data atau melakukan operasi yang kompleks di atas data tersebut. 2. **Kekuatan dan Kinerja**: MySQL dirancang khusus untuk memproses query dan operasi basis data dengan cepat. Ini termasuk operasi matematika, logika, dan agregasi data yang umum dilakukan dalam aplikasi. 3. **Fleksibilitas Struktur**: Dalam MySQL, Anda dapat dengan mudah menentukan struktur tabel yang kompleks dan melakukan kueri yang lebih r...

Penerapan Graf dan Logika dalam Perancangan Rangkaian Digital

  Penerapan Graf dan Logika dalam Perancangan Rangkaian Digital dengan Studi Kasus Jam Digital Advertisement dokumen-dokumen yang mirip Aljabar Boolean. IF2120 Matematika Diskrit. Oleh: Rinaldi Munir Program Studi Informatika, STEI-ITB. Rinaldi Munir - IF2120 Matematika Diskrit SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283 PENGGUNAAN TABEL KEBENARAN DALAM MERANCANG DESAIN DIGITAL MODUL 6 PROYEK PERANCANGAN RANGKAIAN DIGITAL 2. STUDI PUSTAKA Aplikasi Aljabar Boolean dalam Komparator Digital Aljabar Boolean. Adri Priadana Aljabar Boolean. Rinaldi Munir/IF2151 Mat. Diskrit 1 Aljabar Boolean. Bahan Kuliah Matematika Diskrit Implementasi Greedy Dalam Menemukan Rangkaian Logika Minimal Menggunakan Karnaugh Map MATERI PELATIHAN VHDL UNTUK SINTESIS yang paling umum adalah dengan menspesifikasikan unsur unsur pembentuknya (Definisi 2.1 Menurut Lipschutz, Seymour & Marc Lars Lipson dala...